封装测试
 
三星发表首个12层3D-TSV封装技术将量产24GB存储器
 2019-10-11
 

10月7日,三星电子宣布已开发出业界首个12层3D-TSV技术。该技术被认为是大规模生产高性能芯片最具挑战性的封装技术之一,因为它需要精确的定位才能通过6万多个TSV孔的三维结构垂直互连12个DRAM芯片,且厚度只有头发的二十分之一。

 

封装的厚度(720μm)与当前的8层高带宽存储器HBM2产品相同,这在组件设计上是一项重大进步,将帮助客户发布具有更高性能容量的下一代大容量产品,而无需更改其系统配置设计。

 

此外,3D封装技术还具有比当前现有的引线键合技术短的芯片间数据传输时间,从而显著提高了速度并降低了功耗。

 

三星电子TSP(测试与系统封装)执行副总裁Hong-Joo Baek表示:“随着各种新时代的应用,例如人工智能(AI)和高功率计算(HPC),确保超高性能存储器的所有复杂性的封装技术变得越来越重要。”

 

凭借其12层3D-TSV技术,三星将为数据密集型和超高速应用提供最高的DRAM性能。而且,通过将堆叠层数从8个增加到12个,三星很快将能够批量生产24GB高带宽内存,其容量是当今市场上8GB高带宽内存的三倍。

 

三星将凭借其尖端的12层3D TSV技术满足快速增长的大容量HBM解决方案市场需求,并希望巩固其在高端半导体市场的领先地位。

 

(来源:电子信息产业网)